Поиск по складу

Подписка на новости

Новости

Компании Altera и ARM представляют первую в отрасли интегрированную среду разработки, адаптируемую к архитектуре ПЛИС FPGA

Компании Altera и ARM представляют первую в отрасли интегрированную среду разработки, адаптируемую к архитектуре ПЛИС FPGA

05.02.2013

Среда разработки ARM Development Studio 5 (DS-5) Altera Edition

 

Компании Altera Corporation и ARM заявили, что благодаря уникальному двухстороннему соглашению, совместно разработали новую встраиваемую среду разработки с инструментом отладки, адаптируемым к архитектуре ПЛИС FPGA, для приложений, создаваемых на базе Систем-на-Кристалле (SoC) компании Altera. Среда разработки ARM® Development Studio 5 (DS-5TM) Altera Edition разработана с целью устранить границы между функциями отладки подсистемы двухъядерного процессора и блока ПЛИС в Системах-на-Кристалле компании Altera. Сочетая функционал современного многоядерного отладчика для архитектуры ARM с возможностью анализировать логику, реализованную на ПЛИС, новый программный инструмент дает разработчикам встраиваемого ПО возможность полностью контролировать и регулировать работу всех узлов интегральной схемы в целом посредством стандартного интерфейса пользователя среды DS-5. Новая отладочная платформа будет включена в программный пакет Altera SoC Embedded Design Suite и начнет поставляться заказчикам в начале 2013 года.

 

Системы-на-Кристалле компании Altera комбинируют двухъядерный процессор ARM Cortex-A9 с программируемой вентильной матрицей FPGA в одном устройстве, позволяя создавать высокопроизводительные реконфигурируемые приложения, благодаря возможности пользователю изменять архитектуру периферийных модулей  и режим работы аппаратных ускорителей в блоке ПЛИС FPGA. Компания Altera уже начала поставки начальных образцов Систем-на-кристалле серии Cyclone® V SoC. Подробную информацию смотрите в сегодняшнем пресс-релизе "Altera начала отгрузки первых устройств типа «Система-на-Кристалле» (SoC)”.

 

Среда разработки ARM® Development Studio 5 (DS-5) Altera Edition динамически адаптируется к пользовательской конфигурации блока ПЛИС Системы-на-Кристалле, обеспечивая единое отладочное пространство для всей системы ЦПУ+ПЛИС в целом и предоставляя разработчику обобщенную информацию о работе доменов ЦПУ и ПЛИС посредством стандартного интерфейса пользователя среды DS-5. Сочетание передовых функций отладчика многоядерных систем среды DS-5 и логического анализатора SignalTap программной платформы Quartus® II дает разработчику полный контроль над процессом отладки, позволяя значительно сократить время на создание конечного решения.

 

Среда разработки ARM DS-5 предлагает самые передовые на рынке отладочные возможности для многоядерной архитектуры ARM. Она поддерживает отладку систем, работающих как в асимметричной многоядерной конфигурации (AMP), так и в симметричной многоядерной конфигурации (SMP) и может использоваться при написании программ начальной загрузки, разработки драйверов, портировании между операционными системами, разработку гипервизорных (bare-metal) и Linux приложений с поддержкой JTAG и Ethernet отладочных интерфейсов и операционных систем Linux и реального времени RTOS.

 

Отличительные особенности и преимущества:

Среда разработки ARM DS-5 Altera Edition обеспечивает следующие возможности:

  • Монитор отладчика программного кода, автоматически учитывающий изменение конфигурации периферийных модулей, реализованных разработчиком в блоке ПЛИС, обеспечивающий прямой доступ  к карте памяти регистров аппаратной и программной периферии всей Системы-на-Кристалле
  • Внутренний отладчик среды DS-5 одновременно отображает данные отладки/трассировки для аппаратных ядер процессора Cortex-A9 и пользовательских логических ядер на базе ARM CoreSightTM, реализованных в блоке ПЛИС Системы-на-Кристалле
  • Отладочный кабель Altera USB-BlasterTM JTAG, поддерживающий как отладчик DS-5, так и другие JTAG отладочные средства для Систем-на-Кристалле компании Altera
  • Обеспечивает фоновый захват и отображение сигнальных событий в схеме ПЛИС, которые могут быть коррелированы по времени с программным событием и последовательностью инструкций выполняемых процессором
  • Поддерживает передовую технологию аппаратных соединений сигнального уровня между доменами ЦПУ и ПЛИС, обеспечивая отладку одновременно на аппаратном и программном уровнях
  • Включенный в среду разработки DS-5 логический анализатор позволяет коррелировать последовательность команд программного кода и данных о событии со значениями аппаратных счетчиков как процессорной подсистемы, так и блока ПЛИС, обеспечивая выявление и исправление возможных ошибок системного уровня

 

Доступность

Новая среда проектирования будет включена в программный пакет Altera SoC Embedded Design Suite (Altera SoC EDS) в версии распространяемой по подписке Subscription Edition. Дополнительная информация о программном пакете Altera SoC EDS находится по адресу:

www.altera.com/soc-eds.

Дополнительная информация о среде разработки ARM DS-5 Altera Edition находится по адресу:

www.altera.com/ds-5-ae.


Вернуться к списку новостей